Nachricht senden
Haus > produits > Integrierte Schaltungen IC > EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP programmierbarer Digitalbaustein ICs max 7000A integrierter Schaltungen

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP programmierbarer Digitalbaustein ICs max 7000A integrierter Schaltungen

Kategorie:
Integrierte Schaltungen IC
Preis:
Negotiated
Zahlungs-Methode:
T/T, Western Union
Spezifikationen
Beschreibung:
IC CPLD 64MC 10NS 44TQFP
IC-Familie:
CPLDs (komplexe programmierbare Digitalbausteine) IC
Kategorie:
elektronische Bauelemente
Produkt-Name:
Integrierte Schaltungen (IC)-MAX 7000A Programmierbares Logikgerät
Name des Basisteils:
EPM7064
Paket:
QFP44
Programmierbare Art:
Im System programmierbar
In Verbindung stehende Teile:
EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE
Bleifreier Status:
RoHS konform, PB frei, bleifrei
Anwendungen:
Niederleistungs-Transceivers RS-422 der Niederleistungs-Transceiver-RS-485 planieren Übersetzer-Tran
Einleitung

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP integrierte Schaltungen IC

Programmierbarer Digitalbaustein max 7000A

In Verbindung stehendes part# EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE CPLD INTEL IC

Die Architektur max 7000A umfasst die folgenden Elemente:

Logikreihen-Blöcke (Labors) ■ Macrocells-■ Expander-Produktausdrücke (gemeinsam und parallel)

■Programmierbare Verbindungsreihe

■I/O Steuerung blockiert die Architektur max 7000A einschließt vier engagierten Input, der als universeller Input benutzt werden kann

oder als Hochgeschwindigkeits-, globale Steuersignale (Uhr, klar und Ertrag zwei Freigabesignale) für jedes macrocell und Input-/Outputstift.

Eigenschaften:

Leistungsstarke EEPROM-ansässige programmierbare 3.3-V Digitalbausteine (PLDs) errichteten auf mehrfacher Architektur der Reihen-Matrix (MAX®) der zweiten Generation (sehen Sie Tabelle 1)

■Programmierbarkeit des Insystems 3.3-V (ISP) durch die eingebaute der Test-Aktionsgruppe IEEE Std. 1149,1 gemeinsame Schnittstelle (JTAG) mit moderner Stift-Blockierungsfähigkeit – der Gerätinsystem-Programmierbarkeit max 7000AE Schaltkreis (ISP) konform mit IEEE Std. 1532 – EPM7128A- und EPM7256A-Gerät ISP-Schaltkreis kompatibel mit IEEE Std. 1532

■Eingebauter Schaltkreis des Grenzescan-Tests (BST) konform mit IEEE Std. 1149,1

■Stützt JEDEC-Stau-Standardtest und Programmiersprache (STAPL) JESD-71

■Erhöhtes ISP kennzeichnet – erhöhter ISP-Algorithmus für die schnellere Programmierung (ausschließlich EPM7128A- und EPM7256A-Geräte) – ISP_Done-Stückchen, um die komplette Programmierung (ausschließlich EPM7128A- und EPM7256A-Geräte) – Pullup-Widerstand sicherzustellen auf Input-/Outputstiften während der Insystemprogrammierung

■Pin-kompatibel mit dem populären 5.0-V max 7000S Geräte ■ PLDs mit hoher Dichte, das von 600 bis 10.000 verwendbare Tore reicht

■Ausgedehnte Temperaturspanne

Logikverzögerungen des Stift-zustift 4.5-ns mit Gegenfrequenzen von bis 227,3 MHZ

■MultiVoltTM Input-/Outputschnittstelle ermöglicht Gerätkern zum Lauf bei 3,3 V, während Input-/Outputstifte mit logischen Zuständen 5.0-V, 3.3-V und 2.5-V kompatibel sind

■Pin-Zählungen, die von 44 bis 256 in einer Vielzahl des Flachgehäuses des dünnen Viererkabels (TQFP) reichen, des Flachgehäuses des Plastikviererkabels (PQFP), der Ballgitterreihe (BGA), der Raumersparnis Feinlinien-BGATM und der Plastikpakete des J-führungschip-carriers (PLCC)

■Unterstützungen heiß-socketing in Geräten max 7000AE

■Programmierbare ununterbrochene Verlegungsstruktur der Verbindungsreihe (PIA) für schnelles, vorhersagbares Leistung ■ PCI-kompatibles ■ Bus-freundliche Architektur, einschließlich programmierbare Durchlauf-klassige Steuer-■ Offen-Abfluss-Ertragwahl

■Programmierbares macrocell registriert mit einzelnem klarem, eingestellt, Uhr, und Uhr ermöglichen Kontrollen

■Programmierbare anschaltende Zustände für macrocell Register in ■ Geräte max 7000AE programmierbarem Stromsparmodus für 50% oder größere Leistungsreduzierung in jeder macrocell ■ konfigurierbaren Expander-Produktausdruckverteilung, bis 32 Produktausdrücke pro macrocell ■ programmierbares Sicherheitsstückchen für Schutz eigenen Entwürfe ■ 6 bis Stift- 10 erlaubend oder Logik-gesteuerterertrag Freigabesignale ■, zwei, die globale Taktsignale mit optionalem Umstellung ■ Verbindungsbetriebsmittel für verbessertes routability ■ fasten die Inputeinrichtungszeiten erhöhten, die von einem engagierten Weg von Input-/Outputstift zu macrocell Register ■ programmierbares ■ Steuer Ertrages Durchlauf-klassiges programmierbaren Massepunkten bereitgestellt wurden

Software-Entwurfsunterstützung und der automatische Platz-undweg, der Alteras von den Entwicklungssystemen für Windows-basierte PC und Sun SPARCstation bereitgestellt wurden, und HP 9000 Reihe 700/800 Entwurfs■eintritts- und -simulationsunterstützung der Arbeitsplätze zusätzliche versahen EDIF 2 von 0 0 und 3 0 0 netlist Dateien, von Bibliothek von parameterisierten Modulen (LPM), von Verilog HDL, VHDL und andere Schnittstellen zu populären EDA-Werkzeugen von den Herstellern wie Rhythmus, Exemplar-Logik, Mentor-Grafiken, OrCAD, Synopsys, Synplicity und VeriBest ■ Programmierungsunterstützung Kabel mit Alteras Vorlagenserie Programmiereinheit (MPU), MasterBlasterTM/Universalkommunikationskabel des serienbusses (USB), ByteBlasterMVTM-paralleler Schnittstelle Download und Seriendownloadkabel BitBlasterTM sowie Programmierung Hardware von den Fremdherstellern und von irgendeiner Datei JamTM STAPL (.jam), von der Stau-Byte-Code-Datei (.jbc) oder von der Serienfähigen schaltungsintern Prüfvorrichtung der vektor-Format-Datei (.svf).

Digitalbaustein-Leistungsblatt max 7000A programmierbares:

In-System-Programmierbarkeit

Geräte max 7000A können programmiertes Insystem über eine industriekompatible 4 Schnittstelle Stift-IEEE Std. sein 1149,1 (JTAG). ISP bietet die schnellen, leistungsfähigen Wiederholungen während der Entwurfsentwicklung und Ausprüfenzyklen an. Die Architektur max 7000A innerlich erzeugt die hohen Programmierungsspannungen, die erfordert werden, um EEPROM-Zellen zu programmieren und erlaubt das Insystem, das mit nur einer einzelnen Stromversorgung 3.3-V programmiert. Während des programmierenden Insystems, werden die Input-/Outputstifte und hochgezogen schwach drei-angegeben, um Brettkonflikte zu beseitigen. Ziehen Sie Wert ist nominal kΩ 50 hoch. Geräte max 7000AE haben einen erhöhten ISP-Algorithmus für schneller programmieren. Diese Geräte bieten auch ein ISP_Done-Stückchen an, das sicheren Betrieb liefert, wenn die Insystemprogrammierung unterbrochen wird. Dieses ISP_Done-Stückchen, das das letzte Stückchen ist, programmierte, verhindert, dass alle Input-/Outputstifte fahren, bis das Stückchen programmiert ist. Diese Eigenschaft ist in EPM7032AE-, EPM7064AE-, EPM7128AE-, EPM7256AE- und EPM7512AE-Geräten nur verfügbar. ISP vereinfacht den Herstellungsfluß, indem es erlaubt, dass Geräte an einem PWB mit Standardauswahl-undplatzausrüstung angebracht werden, bevor sie programmiert werden. Geräte max 7000A können, indem man schaltungsintern die Informationen programmiert werden über Prüfvorrichtungen, eingebettete Prozessoren, die Kommunikationen Altera MasterBlaster serial/USB herunterlädt, verkabeln, Downloadkabel ByteBlasterMV-paralleler Schnittstelle und Seriendownloadkabel BitBlaster. Die Programmierung der Geräte, nachdem sie auf das Brett gesetzt sind, beseitigt Führungsschaden auf den Hoch-Stiftzählungspaketen (z.B., QFP-Pakete) passend zu geräteorientiertem. Geräte max 7000A können umprogrammiert werden, nachdem ein System bereits zum Feld versendet hat. Zum Beispiel können Produktverbesserungen auf dem Gebiet über Software oder Modem durchgeführt werden. die In-Systemprogrammierung kann mit einem anpassungsfähigen oder konstanten Algorithmus vollendet werden entweder. Ein anpassungsfähiger Algorithmus liest Informationen von der Einheit und passt folgende Programmierungsschritte an, um die schnellste mögliche Programmierzeit für diese Einheit zu erzielen. Ein konstanter Algorithmus verwendet eine vorher festgelegt (nicht-anpassungsfähige) Programmierungsreihenfolge, die nicht anpassungsfähige Algorithmusprogrammierzeitverbesserungen nutzt. Einige schaltungsintern Prüfvorrichtungen können nicht Programm mit einem anpassungsfähigen Algorithmus. Deshalb muss ein konstanter Algorithmus verwendet werden. Geräte max 7000AE können mit einem anpassungsfähigen oder konstanten (nicht-anpassungsfähigen) Algorithmus programmiert werden entweder. EPM7128A- und EPM7256A-Gerät kann mit einem anpassungsfähigen Algorithmus nur programmiert werden; das Anwenderprogrammieren diese zwei Geräte auf Plattformen, die einen anpassungsfähigen Algorithmus nicht verwenden können, sollte EPM7128AE- und EPM7256AE-Geräte benutzen. Der Stau-Standard-Test und die Programmiersprache (STAPL), JEDEC-Standard JESD 71, können verwendet werden, um Geräte max 7000A mit incircuit Prüfvorrichtungen, PC oder eingebetteten Prozessoren zu programmieren.

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP programmierbarer Digitalbaustein ICs max 7000A integrierter Schaltungen

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP programmierbarer Digitalbaustein ICs max 7000A integrierter Schaltungen

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP programmierbarer Digitalbaustein ICs max 7000A integrierter Schaltungen

EPM7064AETC44-10N ALTERA CPLD 64MC 10NS 44TQFP programmierbarer Digitalbaustein ICs max 7000A integrierter Schaltungen

Programmierbare Geschwindigkeit/Sendeleistung

Geräte max 7000A bieten einen Stromsparmodus an, der Niederleistungsoperation über verbraucherbestimmten Signalwegen oder dem gesamten Gerät stützt. Diese Eigenschaft erlaubt, dass Gesamtleistungsableitung um 50% oder mehr verringert wird, weil die meisten Logikanwendungen nur einen kleinen Bruch aller Tore erfordern, bei maximaler Frequenz zu funktionieren. Der Designer kann je einzelnes macrocell in einem Gerät max 7000A für jede Hochgeschwindigkeits- (d.h., mit der Wahl Turbos BitTM schaltete) ein oder Niederleistungsoperation programmieren (d.h., mit der Turbo-Stückchenwahl stellte ab). Infolgedessen können Geschwindigkeit-kritische Wege im Entwurf an der hohen Geschwindigkeit laufen, während die restlichen Wege an verringerter Energie funktionieren können. Macrocells das Lauf an der geringen Energie eine nominale Verspätungsadditionsmaschine (tLPA) für das tLAD, das tLAC, den Tic, die zehn, das tSEXP, das tACL und die tCPPW Parameter sich zuziehen.

Klima- u. Export-Klassifikationen

ATTRIBUT BESCHREIBUNG
RoHS-Status ROHS3 konform
Feuchtigkeits-Empfindlichkeits-Niveau (MSL) 1 (unbegrenzt)
REICHWEITE Status ERREICHEN Sie unberührtes
ECCN EAR99
HTSUS 8542.39.0001

Spezifikationen:

Kategorie
Elektronische Bauelemente
Unterkategorie
Integrierte Schaltungen IC
Familie
CPLDs (komplexe programmierbare Digitalbausteine) IC
Mfr
ALTERA/INTEL
Paket
Behälter u. Spule (TR)
Art
Transceiver
Protokoll
RS422, RS485
Zahl von Fahrern/von Empfängern
1 /.1
Duplex
Voll
Empfänger-Hysterese
70 Millivolt
Datenrate
250kbps
Spannung - Versorgung
3V | 3.6V
Betriebstemperatur
-40°C|70°C(TA)
Befestigung der Art
Oberflächenberg
Paket/Fall
QFP44 (10* 10mm)
Lieferanten-Gerät-Paket
TQFP44
Niedrige Produkt-Zahl
EPM7064
Verwandte Produkte Datenblatt-pdf EPM7032AE EPM7064AE EPM7128AE EPM7256AE EPM7512AE

Senden Sie RFQ
Auf Lager:
MOQ:
1pieces